数字信号与脉冲序列调理数字IO模块数字信号使用数字信号展开通信是计算机和外设、仪器以及其他电子设备之间最少见的通信方式,因为这是计算机工作的基本元素。任何信号,都必需切换为数字信号之后,才能输出计算机,并展开处置。数字信号流向或流入系统时,或是单个信号,或是一串脉冲,可以只经过单一端口,也可以经过多个分段端口,分段端口上每根信号线代表字符中的一个bit。
计算机的数字输入信号线往往用作掌控继电器,以间接掌控其他设备的电源。类似于地,数字输出信号线可以代表某个传感器或电源的两种状态之一,而一串脉冲序列可以命令某个设备的当前方位或瞬时速度。输出信号有可能来自继电器或其他固态设备。大电流、低电压数字IO通过继电器,可掌控远超过计算机内部处置范围的电压或电流,但信号或状态的响应速度受限于线圈的频率响应和触点移动。
同时,当电感阻抗由开口转换至插入时,两端的偏移自感电动势必需被诱导,可将续流二极管反接在阻抗两端,为脉冲电流获取通路,以获释能量。如果没这个二极管,继电器两端的电弧不会延长自身使用寿命(闻图11.01)。TTL和CMOS设备一般来说用作相连高速高压信号,例如速度或方位传感器的输入信号。
但是在必须用计算机去鼓舞继电器线圈的应用于中,TTL或CMOS设备或许无法符合电压和电流市场需求。因此必须在TTL信号和继电器之间终端一级缓冲器,以获取30V,100mA的驱动能力。
这种系统的一个例子是用作数字IO仪器的板卡,板载缩放/波动单元,由一个PNP晶体管、一个续流二极管和一个电阻构成(闻图11.02)。为了掌控标准的24V继电器,必须从外部引进24V电源。
内部TTL输入高电平时,三极管导通,输入低电平(大约0.7V);TTL输入低电平时,三极管转入累计区,输入被冲到24V。因为继电器线圈是感性阻抗,所以必须反接一个续流二极管,用作在电源转换时维护继电器。
图11.03展示了高压数字输出的升压电路。这使得TTL电路可以处置高达48V的电压。
高压信号终端电阻分力电路,获得波动。挑选一个阻值必要的电阻R,用作处置有所不同程度的高压信号。
图11.04中的表格获取一些常用方案。数字输出计算机处置数字输出的方法各种各样,有难有易。这一章节详细辩论软件启动时,单字节加载;硬件控速,数字输出;外部启动时,数字输出。
数字输出的异步加载当计算机周期性的取样数字插槽时,必须用于软件启动时的异步加载方式。有时,加载数字输出的速度和时机至关重要,但是使用软件启动时的单字节加载方式,加载间隔很难保持稳定,特别是在是当应用于程序运行在多任务操作系统下的时候,例如在PC机上运营。原因是加载间隔不受计算机的运营速度和其他所发任务的影响。
加载间隔的不平稳能用软件定时器展开补偿,但是大于10ms的时间分辨率在PC上很难获得确保。数字输出的实时加载有些系统获取硬件控速的数字输出加载方式,用户可以设置数字输出端口的加载频率。例如,某系统需要以100kHz的频率加载16位IO口,某些系统可以超过1MHz的速度。
硬件掌控的加载,仅次于优点就是可以做比软件更快的速度。最后,此类设备可以在加载仿真输出的同时加载数字输出,使得仿真输出和数字输出的数据具备密切的关联性。
数字输出的外部启动时加载某些外部设备以独立国家于数据采集系统的速率,产生以比特、字节或字为单位的数据。只有当新数据格式化时才展开读数,并非以预先设置好的速率读数。因此,这些外部设备一般来说使用信号交换技术展开数据传输。当新的事件再次发生,例如外部数据准备就绪或门控信号输出时,外部设备在分开一根信号线上产生电平旋转。
为了与这些设备交互,数据采集系统必需不具备可被外部信号掌控的输出锁存功能。这样,一个逻辑信号不会递交到主控计算机,提醒新的数据准备就绪,可从锁住存器中加载。举例来说,一个以此方式工作的设备,在其6根掌控信号线中有一根线用来通报外部设备主机正在加载输出锁住存器中的数据。
这个动作使外部设备需要维持寄居新的数据,直到本次加载已完成。数字隔绝由于多种原因,数字信号往往必须被隔绝,比如维护系统一端免遭另一端随时有可能经常出现的高压信号的伤害、使得不共地的两个设备之间长时间通信或确保医学应用于中用户的安全性。
少见的隔绝方案是光耦。光耦包括一个用作升空数字信号的LED或激光二极管,和一个用作接管信号的光电二极管或光电三极管(闻图11.05)。光耦体积虽小,但可以隔绝500V高压,这种技术还可以用作掌控并监控不共地的设备。脉冲序列信号调理在许多测量频率的应用于中,脉冲信号被计数或与某个相同的时基单元做到较为。
脉冲也可作为一种数字信号,因为只有下降沿或上升沿会被计数。在很多情况下,脉冲序列甚至有可能来自仿真信号源,比如电磁拾波器(magneticpickup)。举例来说,数据采集系统中应用于普遍的频率采集卡,获取4路频率输出地下通道,并包括2个独立国家的前端电路,一个用作数字信号输出,另一个用作模拟信号输出。采集卡将数字输出区分为有所不同逻辑状态,将仿真输出转换成一个随时间变化的洁净的数字脉冲序列。
图11.06展示了原理框图:总共仿真输出和信号调理两部分。前端RC网络获取交流耦合,容许低于25Hz的信号通过。
波动比例固定式的衰减器减少了波形的整体幅度,巩固了不必要的高压噪声的影响。当必须用于来自继电器开口时的脉冲序列时,此电路单元为用户获取了软件可配备去响时间的功能。
数字电路监控着被调节的脉冲序列,维持高电平或低电平。如果没去晃动环节,信号中额外的边沿将造成过低的、不稳定的频率读数。大量传感器输入调频信号,而不是调幅信号。
比如用作测量旋转和流体流速的传感器,一般来说归属于这一类。光电大幅提高管(photomultipliertubes)和带电粒子探测器(charged-particledetectors)常用于测量领域,并输入频率信号。
应以,这些信号也可以用AD收集,但这个方法将产生大量校验数据,使得分析工作无法展开。必要展开频率测量效率则低得多。
频率-电压切换数据采集系统可通过多种途径测量频率:对倒数的AC信号或脉冲序列做到分数,产生与频率成比例关系的DC电压,或用AD将交流电压转换成二进制的数字信号,或对数字脉冲计数。脉冲序列分数一种少见的用作单通道的切换技术,模块化的信号调节:对输入脉冲做到分数,并输入与频率成比例的电压信号。首先,AC信号经过一系列电容耦合,杂讯超强低频和DC分量,此输出信号每次经过零点,较为器产生一个恒定宽度的脉冲,脉冲再行经过积分电路,如低通滤波器,然后输入一个变化较慢的信号,信号电压将正比于输出信号频率(闻图11.08)。
频压转换器的响应时间比较慢,大约为低通滤波器截止频率的倒数。截止频率必需近高于待测信号频率,又要充足低,以确保所需的响应时间。若待测信号频率相似于截止频率,显著的纹波将不会沦为一个相当严重的问题,如图11.09右图。外部电容要求了专用频压切换的IC时间常数,使得电路可测量较宽频率范围内的信号,但频率转变时,电容也必需随之转变。
意外的是,这种频压转换器在频率高于100Hz时,展现出得很差,因为截止频率高于10Hz的低通滤波器必须超级电容器。数字脉冲计数另一种用作测量数字脉冲或AC耦合模拟信号频率的技术。可输入正比于输出信号频率的DC电压,类似于上面提及的积分法,只不过这里的DC电压源于DAC。
前端电路将输出的仿真或数字信号转换成洁净的脉冲序列,使其在转入DAC之前,会具有来自继电器的毛刺,高频噪声以及其他多余信号(闻图11.10)。举例来说,一个标准的具有频率输出的数据采集卡,仿真输出地下通道前置低通滤波器,截止频率可设置为100kHz、300Hz或30Hz,测频范围1Hz至100kHz,信号峰峰值50mV至80V。数字输出部分直流耦合至TTL电平的施密特触发器,可测量0.001Hz至950kHz,±15VDC的信号。
采集卡一般来说具备上拉电阻,用作继电器或电源应用于。微控制器精确测量几个脉冲的周期之和,频率分辨率各不相同用户可配备的大于脉冲宽度。从测出的周期数据中可折算出有频率,再行根据频率值,掌控DAC向数据采集系统输入适当的模拟信号,信号流向DC调理电路,最后,软件再行将此电压转换成频率值。这种方法可以测量幅值和频率范围很长的信号,且号召很快。
程序高效率的频率量程可以最佳给定ADC的量程,提升测量性能。DAC输入范围±5V,用户配备的低于频率对应-5V,最低频率对应+5V。实质上,用户可任意配备频带范围,如500Hz-10kHz、59.5Hz-60.5Hz。
本文来源:伟德国际-www.ywd28.com
Copyright © 2009-2024 www.ywd28.com. 伟德国际科技 版权所有 备案号:ICP备38250002号-1